Научно-исследовательский сайт Вячеслава Горчилина
Двойной D-типа флип-флоп с установкой и сбросом; положительные-край триггера
PhilipsСкачать документацию на 74AHCT74pdf

Применение этого электронного компонента в различных схемах
  • General description | 74AHCT74 74AHCT74D — The 74AHC74; 74AHCT74 is a high-speed Si-gate CMOS device and is pin compatible with Low-Power Schottky TTL (LSTTL). It is specified in compliance with JEDEC standard No. 7-A. The 74AHC74; 74AHCT74 is a dual positive-edge triggered, D-type flip-flop with individual data inputs (D)...
  • Микросхемы цифровой логики — Несмотря на появление микропроцессоров, микроконтроллеров и других программируемых схем и постоянное расширение сфер их применения, потребность в микросхемах стандартной логики уменьшилась не настолько, чтобы полностью отказаться от их применения.
  • General description | 74AHCT74 — The 74AHC74; 74AHCT74 is a high-speed Si-gate CMOS device and is pin compatible with Low-Power Schottky TTL (LSTTL). It is specied in compliance
  • General description | 74AHCT14 74AHCT14D — The 74AHC14; 74AHCT14 is a high-speed Si-gate CMOS device and is pin compatible with Low-power Schottky TTL (LSTTL). It is specied in compliance with JEDEC standard No. 7A. The 74AHC14; 74AHCT14 provides six inverting buffers with Schmitt-trigger action.
  • Compal Confidential — Clk_xtal_in clk_xtal_out. 53 CPU_stop# 54 PCI_stop#.
  • Справочная информация — Всего товаров: 0. На сумму: 0 руб.
  • SNx4AHCT86 Quadruple 2-Input Exclusive-OR Gates — The SNx4AHCT86 devices are quadruple 2-input exclusive-OR gates. These devices perform the Boolean function Y = A × B or Y = AB + AB in positive logic.
  • DATA | 74AHC74; 74AHCT74 — The 74AHC/AHCT74 are high-speed Si-gate CMOS devices and are pin compatible with low power Schottky TTL (LSTTL). They are specified in compliance with JEDEC standard No. 7A. The 74AHC/AHCT74 dual positive-edge triggered, D-type flip-flops with individual data (D) inputs, clock...
  • Designing With the — SN74AHC123A and SN74AHCT123 TA can be between –40°C and 85°C. • A switching diode on one side of the capacitor is not needed for the timing scheme. • Required connections of RT and CT, for the proper operation of the devices, are shown in Figure 2. CT can be.
  • Документация по SN74AHCT374DWR PBF — Логическая ИС SN74AHCT1G125DBVR PBF производства TEXAS INSTRUMENTS Основные параметры Функция ИС1 буферный элемент с тремя состояниями на выходе КорпусSOT23 Дополнительная информация Документация на л. 2 D-триггера с установкой и сбросом 1600.